mga katangian ng produkto:
URI | Ilarawan |
kategorya | Integrated Circuit (IC) Naka-embed - Mga Microcontroller |
tagagawa | NXP USA Inc. |
serye | MPC56xx Qorivva |
Package | tray |
katayuan ng produkto | nasa stock |
pangunahing processor | e200z0h |
Pagtutukoy ng kernel | 32-bit na solong core |
bilis | 64MHz |
Pagkakakonekta | CANbus,FlexRay,LINbus,SPI,UART/USART |
Mga peripheral | DMA , POR , PWM , WDT |
Bilang ng I/O | 108 |
Kapasidad ng imbakan ng programa | 512KB(512K x 8) |
Uri ng memorya ng programa | flash |
kapasidad ng EEPROM | 64K x 8 |
laki ng RAM | 40K x 8 |
Boltahe - Power Supply (Vcc/Vdd) | 3V ~ 5.5V |
data converter | A/D 30x10b |
Uri ng Oscillator | panloob |
Temperatura ng pagpapatakbo | -40°C ~ 125°C (TA) |
uri ng pag-install | Uri ng Surface Mount |
Package/Kalakip | 144-LQFP |
Packaging ng Supplier ng Device | 144-LQFP(20x20) |
Pangunahing numero ng produkto | SPC5604 |
Pag-uuri ng Kapaligiran at Pag-export:
MGA KATANGIAN | Ilarawan |
Katayuan ng RoHS | Sumusunod sa detalye ng ROHS3 |
Moisture Sensitivity Level (MSL) | 3 (168 oras) |
status ng REACH | Mga produktong hindi REACH |
TUMAKAS | 3A991A2 |
HTSUS | 8542.31.0001 |
Buod ng block ng serye ng MPC5604P:
I-block ang Function
Analog-to-digital converter (ADC) Multi-channel, 10-bit analog-to-digital converter
Boot assist module (BAM) Block ng read-only memory na naglalaman ng VLE code na pinaandar ayon sa
ang boot mode ng device
Module ng pagbuo ng orasan
(MC_CGM)
Nagbibigay ng lohika at kontrol na kinakailangan para sa pagbuo ng system at peripheral
mga orasan
Controller area network (FlexCAN) Sinusuportahan ang karaniwang CAN communications protocol
Cross triggering unit (CTU) Pinapagana ang pag-synchronize ng mga conversion ng ADC sa isang timer na kaganapan mula sa eMIOS
o mula sa PIT
Crossbar switch (XBAR) Sinusuportahan ang sabay-sabay na koneksyon sa pagitan ng dalawang master port at tatlong alipin
mga daungan;ay sumusuporta sa isang 32-bit address bus width at isang 32-bit data bus width
Cyclic redundancy check (CRC) CRC checksum generator
Deserial serial peripheral interface
(DSPI)
Nagbibigay ng kasabay na serial interface para sa komunikasyon sa mga panlabas na device
Pinahusay na direktang pag-access sa memorya
(eDMA)
Nagsasagawa ng mga kumplikadong paglilipat ng data na may kaunting interbensyon mula sa isang host processor
sa pamamagitan ng "n" na mga programmable na channel
Pinahusay na timer (eTimer) Nagbibigay ng pinahusay na programmable up/down modulo counting
Module ng status ng pagwawasto ng error
(ECSM)
Nagbibigay ng napakaraming iba't ibang function ng kontrol para sa device kabilang ang
impormasyong nakikita ng program tungkol sa mga antas ng pagsasaayos at pagbabago, isang pag-reset
status register, wakeup control para sa paglabas ng sleep mode, at mga opsyonal na feature
tulad ng impormasyon sa mga error sa memory na iniulat ng mga error-correcting code
External oscillator (XOSC) Nagbibigay ng output clock na ginagamit bilang input reference para sa FMPLL_0 o bilang reference
orasan para sa mga partikular na module depende sa mga pangangailangan ng system
Fault collection unit (FCU) Nagbibigay ng functional na kaligtasan sa device
Flash memory Nagbibigay ng non-volatile storage para sa program code, constants at variables
Frequency-modulated
phase-locked loop (FMPLL)
Bumubuo ng high-speed system clock at sumusuporta sa programmable frequency
modulasyon
Interrupt controller (INTC) Nagbibigay ng priority-based na preemptive scheduling ng mga kahilingan sa interrupt
JTAG controller Nagbibigay ng paraan upang subukan ang paggana at pagkakakonekta ng chip habang nananatili
transparent sa logic ng system kapag wala sa test mode
LINFlex controller Namamahala ng mataas na bilang ng mga mensahe ng LIN (Local Interconnect Network protocol).
mahusay na may pinakamababang load sa CPU
Mode entry module (MC_ME) Nagbibigay ng mekanismo para sa pagkontrol sa operational mode at mode ng device
transition sequence sa lahat ng functional na estado;pinamamahalaan din ang power control unit,
reset generation module at clock generation module, at hawak ang
configuration, kontrol at mga rehistro ng katayuan na naa-access para sa mga application
Ang periodic interrupt timer (PIT) ay gumagawa ng mga panaka-nakang interrupt at trigger
Peripheral bridge (PBRIDGE) Interface sa pagitan ng system bus at on-chip peripheral
Power control unit (MC_PCU) Binabawasan ang kabuuang paggamit ng kuryente sa pamamagitan ng pagdiskonekta ng mga bahagi ng device
mula sa power supply sa pamamagitan ng power switching device;ang mga bahagi ng aparato ay
nakapangkat sa mga seksyong tinatawag na “power domains” na kinokontrol ng PCU